Kürzlich haben wir festgestellt, dass Kriminelle vorgaben, AiPCBA zu sein, um zu betrügen oder zu versuchen, Fälschungen zu verkaufen
ausgefallene Komponenten zu günstigen Preisen.
AiPCBA hat ein
Komponentenprüflabor
im Jahr 2021 mit dem Ziel, qualitätsgesicherte Komponenten bereitzustellen.
Wir empfehlen unseren Kunden dringend, sich für zuverlässige Komponentenlieferanten zu entscheiden.
Bitte beachten Sie, dass die einzigen offiziellen Website- und E-Mail-Suffixe sind
aipcba.com
The PCA9641 is a 2-to-1 I²C master demultiplexer with an arbiter function. It is designed for high reliability dual master I²C-bus applications where correct system operation is required, even when two I²C-bus masters issue their commands at the same time. The arbiter will select a winner and let it work uninterrupted, and the losing master will take control of the I²C-bus after the winner has finished. The arbiter also allows for queued requests where a master requests the downstream bus while the other master has control.
A race condition occurs when two masters try to access the downstream I²C-bus at almost the same time. The PCA9641 intelligently selects one winning master and the losing master gains control of the bus after the winning master gives up the bus or the reserve time has expired.
Multiple transactions can be done without interruption. The time needed for multiple transactions on the downstream bus can be reserved by programming the Reserve Time register. During the reserve time, the downstream bus cannot be lost.
Software reset allows a master to send a reset through the I²C-bus to put the PCA9641’s registers into the power-on reset condition.
The Device ID of the PCA9641 can be read by the master and includes manufacturer, device type and revision.
When there is no activity on the downstream I²C-bus over 100 ms, optionally the PCA9641 will disconnect the downstream bus to both masters to avoid a lock-up on the I²C-bus.
The interrupt outputs are used to provide an indication of which master has control of the bus, and which master has lost the downstream bus. One interrupt input (INT_IN) collects downstream information and propagates it to the two upstream I²C-buses (INT0 and INT1) if enabled. INT0 and INT1 are also used to let the master know if the shared mail box has any new mail or if the outgoing mail has not been read by the other master. Those interrupts can be disabled and will not generate an interrupt if the masking option is set.
The pass gates of the switches are constructed such that the VDD pin can be used to limit the maximum high voltage, which will be passed by the PCA9641. This allows the use of different bus voltages on each pair, so that 1.8 V, 2.5 V, or 3.3 V devices can communicate with 3.3 V devices without any additional protection.
The PCA9641 does not isolate the capacitive loading on either side of the device, so the designer must take into account all trace and device capacitances on both sides of the device, and pull-up resistors must be used on all channels.
External pull-up resistors pull the bus to the desired voltage level for each channel. All I/O pins are 3.6 V tolerant.
An active LOW reset input allows the PCA9641A to be initialized. Pulling the RESET pin LOW resets the I²C-bus state machine and configures the device to its default state as does the internal Power-On Reset (POR) function.
MoreLess
## Features
* 2-to-1 bidirectional master selector
* Channel selection via I²C-bus
* I²C-bus interface logic; compatible with SMBus standards
* 2 active LOW interrupt outputs to master controllers
* Active LOW reset input
* Software reset
* Four address pins allowing up to 112 different addresses
* Arbitration active when two masters try to take the downstream I²C-bus at the same time
* The winning master controls the downstream bus until it is done, as long as it is within the reserve time
* Bus time-out after 100 ms on an inactive downstream I²C-bus (optional)
* Readable device ID (manufacturer, device type, and revision)
* Bus initialization/recovery function
* Low Ron switches
* Allows voltage level translation between 1.8 V, 2.3 V, 2.5 V, 3.3 V and 3.6 V buses
* No glitch on power-up
* Supports hot insertion
* Software identical for both masters
* Operating power supply voltage range of 2.3 V to 3.6 V
* All I/O pins are 3.6 V tolerant
* Up to 1 MHz clock frequency
* ESD protection exceeds 6000 V HBM per JESD22-A114 and 1000 V CDM per JESD22-C101
* Latch-up testing is done to JEDEC Standard JESD78 which exceeds 100 mA
* Packages offered: TSSOP16, HVQFN16
## Target Applications
* High reliability systems with dual masters
* Gatekeeper multiplexer on long single bus
* Bus initialization/recovery for slave devices without hardware reset
* Allows masters without arbitration logic to share resources
 Die hier aufgeführten Geschäftsbedingungen dienen nur als Referenz, die tatsächlichen AGB unterliegen dem Angebot des Verkäufers. - Bitte bestätigen Sie die Spezifikationen der Produkte bei der Bestellung. - MOQ bedeutet die Mindestbestellmenge, die erforderlich ist, um jedes Teil zu kaufen. - Wenn Sie spezielle Bestellanweisungen haben, vermerken Sie diese bitte auf der Bestellseite. - Die Pre-Shipment Inspection (PSI) wird angewendet. - Sie können uns jederzeit eine E-Mail senden, um den Bestellstatus zu überprüfen. - Bestellungen können nach Versand der Pakete nicht mehr storniert werden.
- TT im Voraus (Banküberweisung), PayPal kann ausgewählt werden. - Nur Barüberweisung. (Überweisungen mit Schecks und Wechseln werden nicht akzeptiert.) - Der Kunde ist für die Zahlung aller möglichen Gebühren verantwortlich, einschließlich Umsatzsteuer, Mehrwertsteuer und Zollgebühren usw. - Wenn Sie die detaillierte Rechnung oder Steuernummer benötigen, senden Sie uns bitte eine E-Mail.
- FedEx, DHL und UPS können ausgewählt werden. - Sie können auswählen, ob die Versandkosten von Ihrem Versandkonto oder von unserer Seite berechnet werden sollen. - Bitte bestätigen Sie dies im Voraus mit dem Logistikunternehmen, wenn Sie sich in einem abgelegenen Gebiet befinden.
(Es können zusätzliche Gebühren (35-50 USD) für die Lieferung in diese Gebiete anfallen.) - Lieferdatum: normalerweise 2 bis 7 Werktage. - Tracking-Nummer wird gesendet, sobald Ihre Bestellung versandt wurde.
- Sorgfältig geprüft und verpackt von AiPCBA - Vakuumverpackung - Antistatische Verpackung - Antivibrationsschaum
- Einkommensqualitätskontrolle (IQC), über 800 qualifizierte Vertriebspartner. - 500 m² Labor für fortschrittliche Komponententests, Fälschungserkennung, RoHS-konform usw. - 2000 m² digitales Komponentenlager, konstante Temperatur und Luftfeuchtigkeit - Entkapselungsinspektion - Röntgeninspektion - XRF-Inspektion - Elektrische Prüfung - Oberflächenprüfung
- Substandard- und Fälschungserkennung - Fehleranalyse - Elektrische Prüfung - Lebenszyklus- und Zuverlässigkeitstests - AiPCBA hat 2021 ein Komponententestlabor eingerichtet
Mehr erfahren >
AiPCBA verwendet Cookies, um Ihnen ein besseres Erlebnis zu bieten. Detaillierte Informationen zur Verwendung von Cookies auf dieser Website finden Sie in unserer Datenschutzerklärung. Durch die Nutzung dieser Website stimmen Sie der Verwendung von Cookies zu.