Web Analytics
sales@aipcba.com
DE
Lieferung elektronischer Komponenten > TI >

TSB82AA2B Bestand und Preise

TI 1394B OHCI-Lynx Controller
0
Das gezeigte Bild ist nur eine Darstellung. Genaue Spezifikationen sind dem Produktdatenblatt zu entnehmen.
TSB82AA2B TI
TI
  • Hersteller:
    TI
  • Hersteller-Nr:
    TSB82AA2B
  • AiPCBA-Teilenummer:
    CM778900181
  • Preis (EUR):
  • AiPCBA-Lager:
    218 Stk
  • Verfügbarkeit:
    127 Stück auf Lager
    Lagerbestand des Lieferanten, muss mit dem Verkauf bestätigt werden
  • Produktbeschreibung:
    1394B OHCI-Lynx Controller
TSB82AA2B Kaufen TSB82AA2B Bestand & Preis aktualisiert um 2025-06-15 03:50:22
  • Aktualisieren
    Teilenummer: TSB82AA2B
    AiPCBA P/N: CM778900181
    Hersteller: TI
    Preis
    Gesamt: 345 Stk
    MOQ: 1
    Versand von: Lagerhaus Hongkong
    Versanddatum: 2025/06/20 (erwartet)
  • Kaufen
    • *Mengenangebot anfordern?
    • *Bestand ändert sich sehr schnell
    • Kontakt sofort!
    *Aufgrund des Lagerbestands bitte weiter schwanken Kontakt für den neusten Preis und Lagerbestand.

    Teilebestand prüfen

    Bestandsprüfung
    108.116 Teile im AiPCBA-Lager gelagert
    Erinnerungen zur Betrugsprävention
    Kürzlich haben wir festgestellt, dass Kriminelle vorgaben, AiPCBA zu sein, um zu betrügen oder zu versuchen, Fälschungen zu verkaufen ausgefallene Komponenten zu günstigen Preisen.
    AiPCBA hat ein Komponentenprüflabor im Jahr 2021 mit dem Ziel, qualitätsgesicherte Komponenten bereitzustellen.
    Wir empfehlen unseren Kunden dringend, sich für zuverlässige Komponentenlieferanten zu entscheiden.
    Bitte beachten Sie, dass die einzigen offiziellen Website- und E-Mail-Suffixe sind aipcba.com
    Umwelt
    TYP
    BESCHREIBUNG
    RoHS-Standard
    RoHS Compliant
    Bleifreier Status
    Lead Free
    Funktionsübersicht
    • The TSB82AA2B OHCI-Lynx. controller is a discrete 1394b link-layer device, which has been designed to meet the demanding requirements of today"s 1394 bus designs. The TSB82AA2B device is capable of exceptional 800M bits/s performance; thus, providing the throughput and bandwidth to move data efficiently and quickly between the PCI and 1394 buses. The TSB82AA2B device also provides outstanding ultra-low power operation and intelligent power management capabilities. The device provides the IEEE 1394 link function and is compatible with 100M bits/s, 200M bits/s, 400M bits/s, and 800M bits/s serial bus data rates.
    • The TSB82AA2B improved throughput and increased bandwidth make it ideal for today"s high-end PCs and open the door for the development of S800 RAID- and SAN-based peripherals.
    • The TSB82AA2B OHCI-Lynx controller operates as the interface between a 33-MHz/64-bit or 33-MHz/32-bit PCI local bus and a compatible 1394b PHY-layer device (such as the TSB81BA3 device) that is capable of supporting serial data rates at 98.304M, 196.608M, 393.216M, or 786.432M bits/s (referred to as S100, S200, S400, or S800 speeds, respectively). When acting as a PCI bus master, the TSB82AA2B device is capable of multiple cacheline bursts of data, which can transfer at 264M bytes/s for 64-bit transfers or 132M bytes/s for 32-bit transfers after connecting to the memory controller.
    • Due to the high throughput potential of the TSB82AA2B device, it possible to encounter large PCI and legacy 1394 bus latencies, which can cause the 1394 data to be overrun. To overcome this potential problem, the TSB82AA2B implements deep transmit and receive FIFOs (see Section 1.2, Features, for FIFO size information) to buffer the 1394 data, thus preventing possible problems due to bus latency. This also ensures that the device can transmit and receive sustained maximum size isochronous or asynchronous data payloads at S800.
    • The TSB82AA2B device implements other performance enhancements to improve overall performance of the device, such as: a highly tuned physical data path for enhanced SBP-2 performance, physical post writing buffers, multiple isochronous contexts, and advanced internal arbitration.
    • The TSB82AA2B device also implements hardware enhancements to better support digital video (DV) and MPEG data stream reception and transmission. These enhancements are enabled through the isochronous receive digital video enhancements register at TI extension offset A80h (see Section 5.4, _Isochronous Receive Digital Video Enhancements Register_). These enhancements include automatic time stamp insertion for transmitted DV and MPEG-formatted streams and common isochronous packet (CIP) header stripping for received DV streams.
    • The CIP format is defined by the IEC 61883-1:1998 specification. The enhancements to the isochronous data contexts are implemented as hardware support for the synchronization timestamp for both DV and audio/video CIP formats. The TSB82AA2B device supports modification of the synchronization timestamp field to ensure that the value inserted via software is not stale-that is, less than the current cycle timer when the packet is transmitted.
    • The TSB82AA2B performance and enhanced throughput make it an excellent choice for today"s 1394 PC market; however, the portable, mobile, and even today"s desktop PCs power management schemes continue to require devices to use less and less power, and the TI 1394 OHCI-Lynx product line has continued to raise the bar by providing the lowest power 1394 link-layers in the industry. The TSB82AA2B device represents the next evolution of TI commitment to meet the challenge of power-sensitive applications. The TSB82AA2B device has ultra-low operational power requirements and intelligent power management capabilities that allow it to autonomously conserve power based on the device usage.
    • One of the key elements for reducing the TSB82AA2B operational power requirements is the TI advanced CMOS process and the implementation of an internal 1.8-V core, which is supplied by an improved integrated 3.3-V to 1.8-V voltage regulator. The TSB82AA2B device implements a next-generation voltage regulator that is more efficient than its predecessors, thus providing an overall reduction in the device operational power requirements especially when operating in D3cold using auxiliary power. In fact, the TSB82AA2B device fully supports D0, D1, D2, and D3hot/cold power states as specified in the PC 2001 Design Guide requirements and the PCI Power Management Specification. PME wake event support is subject to operating system support and implementation.
    • As required by the _1394 Open Host Controller Interface Specification_ (OHCI) and IEEE Std 1394a-2000, internal control registers are memory mapped and nonprefetchable. The PCI configuration header is accessed through configuration cycles as specified by the _PCI Local Bus Specification_, and provides plug-and-play (PnP) compatibility. Furthermore, the TSB82AA2B device is fully compliant with the latest _PCI Local Bus Specification, PCI Bus Power Management Interface Specification,_ IEEE Draft Std 1394b, IEEE Std 1394a-2000, and _1394 Open Host Controller Interface Specification_ (see Section 1.3, _Related Documents_, for a complete list).
    • Single 3.3-V supply (1.8-V internal core voltage with regulator)
    • 3.3-V and 5-V PCI signaling environments
    • Serial bus data rates of 100M bits/s, 200M bits/s, 400M bits/s, and 800M bits/s
    • Physical write posting of up to three outstanding transactions
    • Serial ROM or boot ROM interface supports 2-wire serial EEPROM devices
    • 33-MHz/64-bit and 33-MHz/32-bit selectable PCI interface
    • Multifunction terminal (MFUNC terminal 1)
    • PCI_CLKRUN protocol per the _PCI Mobile Design Guide_
    • General-purpose I/O
    • CYCLEIN/CYCLEOUT for external cycle timer control for customized synchronization
    • PCI burst transfers and deep FIFOs to tolerate large host latency
    • Transmit FIFO—5K asynchronous
    • Transmit FIFO—2K isochronous
    • Receive FIFO—2K asynchronous
    • Receive FIFO—2K isochronous
    • D0, D1, D2, and D3 power states and PME events per the _PCI Bus Power Management Interface Specification_
    • Programmable asynchronous transmit threshold
    • Isochronous receive dual-buffer mode
    • Out-of-order pipelining for asynchronous transmit requests
    • Register access fail interrupt when the PHY SYSCLK is not active
    • Initial bandwidth available and initial channels available registers
    • Digital video and audio performance enhancements
    • Fabricated in advanced low-power CMOS process
    • Packaged in 144-terminal LQFP (PGE) or 176-ball MicroStar BGA. (GGW package)
    • MicroStar BGA and OHCI-Lynx are trademarks of Texas Instruments.
    • All other trademarks are the property of their respective owners.

    AiPCBA-Zertifizierungen

    AiPCBA verspricht die Produktqualität und -sicherheit mit ISO 9001, ISO 13485, ISO 45001, UL-, RoHS-, CQC- und REACH-Zertifizierungen
    Prüfen Sie unsere Zertifizierungen >
    Bestelldetails & relevante Informationen
    •  Die hier aufgeführten Geschäftsbedingungen dienen nur als Referenz, die tatsächlichen AGB unterliegen dem Angebot des Verkäufers.
      - Bitte bestätigen Sie die Spezifikationen der Produkte bei der Bestellung.
      - MOQ bedeutet die Mindestbestellmenge, die erforderlich ist, um jedes Teil zu kaufen.
      - Wenn Sie spezielle Bestellanweisungen haben, vermerken Sie diese bitte auf der Bestellseite.
      - Die Pre-Shipment Inspection (PSI) wird angewendet.
      - Sie können uns jederzeit eine E-Mail senden, um den Bestellstatus zu überprüfen.
      - Bestellungen können nach Versand der Pakete nicht mehr storniert werden.
    • - TT im Voraus (Banküberweisung), PayPal kann ausgewählt werden.
      - Nur Barüberweisung. (Überweisungen mit Schecks und Wechseln werden nicht akzeptiert.)
      - Der Kunde ist für die Zahlung aller möglichen Gebühren verantwortlich, einschließlich Umsatzsteuer, Mehrwertsteuer und Zollgebühren usw.
      - Wenn Sie die detaillierte Rechnung oder Steuernummer benötigen, senden Sie uns bitte eine E-Mail.
    • - FedEx, DHL und UPS können ausgewählt werden.
      - Sie können auswählen, ob die Versandkosten von Ihrem Versandkonto oder von unserer Seite berechnet werden sollen.
      - Bitte bestätigen Sie dies im Voraus mit dem Logistikunternehmen, wenn Sie sich in einem abgelegenen Gebiet befinden.
      (Es können zusätzliche Gebühren (35-50 USD) für die Lieferung in diese Gebiete anfallen.)
      - Lieferdatum: normalerweise 2 bis 7 Werktage.
      - Tracking-Nummer wird gesendet, sobald Ihre Bestellung versandt wurde.
    • - Sorgfältig geprüft und verpackt von AiPCBA
      - Vakuumverpackung
      - Antistatische Verpackung
      - Antivibrationsschaum
    • - Einkommensqualitätskontrolle (IQC), über 800 qualifizierte Vertriebspartner.
      - 500 m² Labor für fortschrittliche Komponententests, Fälschungserkennung, RoHS-konform usw.
      - 2000 m² digitales Komponentenlager, konstante Temperatur und Luftfeuchtigkeit
      - Entkapselungsinspektion
      - Röntgeninspektion
      - XRF-Inspektion
      - Elektrische Prüfung
      - Oberflächenprüfung
    • - Substandard- und Fälschungserkennung
      - Fehleranalyse
      - Elektrische Prüfung
      - Lebenszyklus- und Zuverlässigkeitstests
      - AiPCBA hat 2021 ein Komponententestlabor eingerichtet
      Mehr erfahren >

    Lieferservice für elektronische Komponenten

    Jetzt prüfen
    SN:H0.3173LO0V8Q0QC0S1
    Kontakt online
    Bonnie - AiPCBA Sales Manager Online, vor 5 Minuten
    Ihre E-Mail *
    Nachricht *
    Senden